通信原理綜(zōng)合實驗(yàn)箱(xiāng),通信原理實驗箱,通信原理實驗儀
2025-12-31 10:11
通信原理實驗係(xì)統,以現代數字傳輸(shū)技術和軟件無線電技術為主要實驗方向,強化了有關模擬信號的數字(zì)化、各類數字(zì)信號(hào)的複接與解複接、信源及信道編解碼、信息的數字化調製與解調、模擬與數字(zì)鎖相等內容。為(wéi)突出重點,集中利用有限的(de)軟硬(yìng)件資源,具體做法是進一步強化了軟件無線電技術(shù),通過(guò)FPGA與DSP的協同工作進行雙向信號的(de)編解碼處理、信(xìn)息的數字化調製與解調處理(lǐ),而舍棄了電話接口電路(lù)、電話交換模塊等非關(guān)鍵(jiàn)的技術內容。實驗中必需的(de)雙向信源則采用可任意改變信號頻率、信號幅度的(de)內置函數信號發生器以及數字碼型(xíng)發生(shēng)器代替,通(tōng)過雙蹤示波(bō)器或(huò)誤碼檢測儀等設備觀察傳(chuán)輸效果。
二、電路硬件平台(tái)的基本組成(chéng):
二、電路硬件平台(tái)的基本組成(chéng):
通信原理實驗係統由函數信號源模塊、PCM/PAM模塊、複接/解複(fù)接模塊、線路編/解碼及鎖相環模塊、CVSD編/解碼模塊、FPGA與DSP初始化模塊、數字信號處理模塊、AD/DA與調製/解調模塊以及顯示控製模塊(人機界麵)等(děng)9個基本功能模塊組成,學生通過自行連接信號線貫通各(gè)基本模塊,構建完整的通信係統,檢驗(yàn)和調整各(gè)個(gè)關鍵點的信號,可大大(dà)加深對現代通信係統概念和結構的理解。
在本係統中,包含兩套不對稱的傳輸信道,這樣做(zuò)的目的是為了盡可能多的涵蓋通信傳輸(shū)係統各方麵的技術:
(1)主(zhǔ)要體現無線信道傳輸技(jì)術的傳輸信道,信號流程為:模擬函數信號源→CVSD話音編碼(或誤碼儀的碼型信號(hào)發(fā)生器)→數字調製→信道→數(shù)字解調→CVSD話音譯(yì)碼(mǎ)→示波器顯示(或誤碼儀的誤碼檢(jiǎn)測(cè)器)。
(2)主要體現有(yǒu)線信道傳輸技術(shù)的信號支路,信號流程為:模擬函數信號源(yuán)→PCM話音編碼→信道複接→線路編碼(HDB3/CMI)→線路譯碼→信道(dào)解複(fù)接(jiē)→PCM話音譯碼→示(shì)波器(qì)顯示。
函數信號源模塊輸出正弦波和方波,TPAO1S、TPAO2S分別為輸出(chū)端口,VS102調節方波輸出大小,調節範圍:0~5V。VS103調節(jiē)正(zhèng)弦波輸出大小,調節範圍:0~5V;信號輸出(chū)有高低兩個頻段:JS01跳線插入、JS02跳線不插輸出高頻信號,輸(shū)出信號頻率範圍20KHz~350KHz;JS01跳線不插、JS02跳線插(chā)入,輸出低頻信號,輸出信號頻率範圍300Hz~2KHz。
三、主要包括的通信原理實驗內容:
在本係統中,包含兩套不對稱的傳輸信道,這樣做(zuò)的目的是為了盡可能多的涵蓋通信傳輸(shū)係統各方麵的技術:
(1)主(zhǔ)要體現無線信道傳輸技(jì)術的傳輸信道,信號流程為:模擬函數信號源→CVSD話音編碼(或誤碼儀的碼型信號(hào)發(fā)生器)→數字調製→信道→數(shù)字解調→CVSD話音譯(yì)碼(mǎ)→示波器顯示(或誤碼儀的誤碼檢(jiǎn)測(cè)器)。
(2)主要體現有(yǒu)線信道傳輸技術(shù)的信號支路,信號流程為:模擬函數信號源(yuán)→PCM話音編碼→信道複接→線路編碼(HDB3/CMI)→線路譯碼→信道(dào)解複(fù)接(jiē)→PCM話音譯碼→示(shì)波器(qì)顯示。
函數信號源模塊輸出正弦波和方波,TPAO1S、TPAO2S分別為輸出(chū)端口,VS102調節方波輸出大小,調節範圍:0~5V。VS103調節(jiē)正(zhèng)弦波輸出大小,調節範圍:0~5V;信號輸出(chū)有高低兩個頻段:JS01跳線插入、JS02跳線不插輸出高頻信號,輸(shū)出信號頻率範圍20KHz~350KHz;JS01跳線不插、JS02跳線插(chā)入,輸出低頻信號,輸出信號頻率範圍300Hz~2KHz。
三、主要包括的通信原理實驗內容:
1、PAM信源編/譯碼實(shí)驗
2、PCM信源編/譯碼實驗
3、ADPCM信源編/譯碼實驗
4、幀(zhēn)成形與幀傳輸(shū)實驗
5、CVSD信源編/譯碼實驗
6、AMI/HDB3線路(lù)碼型變換原理實驗
7、HDB3線路編碼通信係(xì)統綜合(hé)實驗
8、CMI碼型變換原理實驗
9、CMI線路(lù)編碼通信係統綜合實驗
10、漢明糾錯編/譯碼原理實驗(選配)
11、AM-FM調製(zhì)/解調原理實驗
12、二進頻移鍵控FSK傳(chuán)輸係統調製、解調實驗及係統性能測試
13、二進相移鍵控BPSK傳輸係統(tǒng)調製、解調實(shí)驗及係統性能測試
14、差分二進製相移鍵控傳輸DBPSK係統的調製、解調實驗
15、四相相移鍵控QPSK傳輸係統的調(diào)製、解(jiě)調實驗
16、差分四相相移鍵控DQPSK傳輸係統(tǒng)的調製(zhì)、解調(diào)實驗
17、四相交錯相移鍵控OQPSK傳輸係統(tǒng)的調製、解調實驗
18、最小(xiǎo)頻移鍵控MSK傳輸係統的調製(zhì)、解調(diào)實驗
19、高斯最小頻移鍵控(kòng)傳輸(shū)GMSK係統的調製、解調(diào)實驗(yàn)
20、π/4差分四相相移鍵控π/4DQPSK傳輸係(xì)統(tǒng)調製、解調實驗(yàn)
21、模(mó)擬(nǐ)鎖相環載波同(tóng)步實驗
22、模(mó)擬鎖相環時鍾提取實(shí)驗
23. 數字鎖(suǒ)相環位同步實驗
24. 幀同步提取係統實驗
25. RS422平衡數字傳輸(shū)接(jiē)口實驗
26. 通過FPGA或DSP的預留編(biān)程(chéng)配置接口進行二次開發,內容主要包括:
⑴ 顯示控製模塊CPU(89C51係(xì)列)鍵盤掃描程序編製實驗
⑵ CPU驅動液晶顯示器的應用(yòng)實驗
⑶ 顯示控製模塊中(zhōng)用戶操作界麵的編程實驗
⑷ 通過JTAG接口對DSP編程進行DSP信號處理實驗
⑸ 通過JTAG接口對FPGA編程進行DDS波形生成實驗
⑹ 通過JTAG接口對FPGA編程實現幀成形實驗
⑺ 通過JTAG接口對FPGA編程實現(xiàn)幀同步實驗(yàn)
⑻ 通過JTAG接口對FPGA、DSP進行綜合編程實現AM(有能力還可延(yán)伸到QAM、CDMA等)調製/解調實驗
2、PCM信源編/譯碼實驗
3、ADPCM信源編/譯碼實驗
4、幀(zhēn)成形與幀傳輸(shū)實驗
5、CVSD信源編/譯碼實驗
6、AMI/HDB3線路(lù)碼型變換原理實驗
7、HDB3線路編碼通信係(xì)統綜合(hé)實驗
8、CMI碼型變換原理實驗
9、CMI線路(lù)編碼通信係統綜合實驗
10、漢明糾錯編/譯碼原理實驗(選配)
11、AM-FM調製(zhì)/解調原理實驗
12、二進頻移鍵控FSK傳(chuán)輸係統調製、解調實驗及係統性能測試
13、二進相移鍵控BPSK傳輸係統(tǒng)調製、解調實(shí)驗及係統性能測試
14、差分二進製相移鍵控傳輸DBPSK係統的調製、解調實驗
15、四相相移鍵控QPSK傳輸係統的調(diào)製、解(jiě)調實驗
16、差分四相相移鍵控DQPSK傳輸係統(tǒng)的調製(zhì)、解調(diào)實驗
17、四相交錯相移鍵控OQPSK傳輸係統(tǒng)的調製、解調實驗
18、最小(xiǎo)頻移鍵控MSK傳輸係統的調製(zhì)、解調(diào)實驗
19、高斯最小頻移鍵控(kòng)傳輸(shū)GMSK係統的調製、解調(diào)實驗(yàn)
20、π/4差分四相相移鍵控π/4DQPSK傳輸係(xì)統(tǒng)調製、解調實驗(yàn)
21、模(mó)擬(nǐ)鎖相環載波同(tóng)步實驗
22、模(mó)擬鎖相環時鍾提取實(shí)驗
23. 數字鎖(suǒ)相環位同步實驗
24. 幀同步提取係統實驗
25. RS422平衡數字傳輸(shū)接(jiē)口實驗
26. 通過FPGA或DSP的預留編(biān)程(chéng)配置接口進行二次開發,內容主要包括:
⑴ 顯示控製模塊CPU(89C51係(xì)列)鍵盤掃描程序編製實驗
⑵ CPU驅動液晶顯示器的應用(yòng)實驗
⑶ 顯示控製模塊中(zhōng)用戶操作界麵的編程實驗
⑷ 通過JTAG接口對DSP編程進行DSP信號處理實驗
⑸ 通過JTAG接口對FPGA編程進行DDS波形生成實驗
⑹ 通過JTAG接口對FPGA編程實現幀成形實驗
⑺ 通過JTAG接口對FPGA編程實現(xiàn)幀同步實驗(yàn)
⑻ 通過JTAG接口對FPGA、DSP進行綜合編程實現AM(有能力還可延(yán)伸到QAM、CDMA等)調製/解調實驗






